# BÁO CÁO CƠ CHẾ PHÂN ĐOẠN, PHÂN TRANG TRONG HỌ VI XỬ LÝ INTEL X86

Sinh viên thực hiện: Tạ Quang Tùng MSSV: 20154280

Lớp: KSTN-CNTT-K60

# Mục lục

| 1 | Protec                        | tion Ring - Cơ chế bảo vệ của x86                      | 3 |
|---|-------------------------------|--------------------------------------------------------|---|
| 2 | Phân đoạn trong phần cứng x86 |                                                        | 3 |
|   | 2.1                           | Các thanh ghi chỉ định đoạn và bảng quản lý đoạn       | 4 |
|   | 2.2                           | Truy cập nhanh đến các phần tử trong bảng quản lý đoạn | 6 |
|   | 2.3                           | Khối thực hiện phân đoạn                               | 6 |
| 3 | Phân                          | trang trong phần cứng x86                              | 7 |

## 1 Protection Ring - Cơ chế bảo vệ của x86

Trong khoa học máy tính, cơ chế bảo vệ phân cấp (hay còn gọi là protection ring) là cơ chế bảo vệ những dữ liệu, những chức năng khỏi việc bị hỏng hóc (tăng khả năng chịu lỗi của hệ thống) hay bởi những hành độc, tác nhân độc hại (tăng tính bảo mật). [3]

Các hệ điều hành máy tính cung cấp các mức truy cập khác nhau tới tài nguyên. Một protection ring là một trong hai hay nhiều lớp đặc quyền đối với một hệ thống máy tính.

Ring 3
Ring 2
Ring 1
Ring 0
Kernel
Device drivers
Applications

Ring 3
Least privileged
Most privileged

Hình 1: Protection Ring trong họ Intel x86

Trong họ vi xử lý x86, có tổng cộng 4 mức đặc quyền, được đánh số từ 0 cho đến 3. Mức 0 là mức có đặc quyền cao nhất. Nhưng hầu hết các nhân hệ điều hành cho x86 như Windows, Linux chỉ sử dụng hai mức đặc quyền là mức 0 và mức 3. Hai mức 0 và 3 đó thường được gọi lần lượt là kernel mode và user mode. Kernel mode chỉ được sử dụng bởi nhân (kernel) của hệ điều hành, còn user mode chủ yếu trong thời gian hoạt động của các tiến trình thông thường.

Có khoảng 15 instruction (lệnh của CPU), chỉ được sử dụng ở mức đặc quyền 0 của CPU [1]. Có nhiều những instruction khác thì bị giới hạn trong các toán hạng của nó khi ở ngoài mức 0. Ví dụ các thanh ghi segment không thể được set ở user mode. Những instruction chỉ được sử dụng ở mức đặc quyển 0 đó có thể phá võ cơ chế bảo vệ hoặc gây nên xáo trộn trong hệ thống nếu được phép sử dụng ở user mode.

### 2 Phân đoạn trong phần cứng x86

Bắt đầu từ phiên bản 80286, Trong vi xử lý Intel có tồn tại hai cách để thực hiện dịch địa chỉ đó là real mode và protected mode. Real mode tồn tại chủ yếu để duy trì tính tương thích ngược đối với những thế hệ vi xử lý cũ và để cho phép hệ điều hành có thể khởi động. [5]

Trong protected mode, địa chỉ tồn tại dưới 3 dạng:

- Địa chỉa logic: Địa chỉ tồn tại dưới dạng segment:offset, là địa chỉ được CPU được sử dụng bên trong, trước khi qua khối phân đoạn.
- Địa chỉ tuyến tính: Địa chỉ được tạo từ địa chỉ logic sau khi qua quá trình phân đoạn và trước khi qua quá trình phân trang.

• Địa chỉ vật lý: Là địa chỉ được truyền ra ngoài CPU tới các thành phần khác trong hệ thống (Ví dụ RAM).

Hình 2: Quá trình dịch địa chỉ trong x86



#### 2.1 Các thanh ghi chỉ định đoạn và bảng quản lý đoạn.

Địa chỉ logic gồm hai phần segment và offset, phần segment được gọi là phần chỉ định đoạn, gồm 16 bit. Được chia thành các phần như mô tả trong hình:

Hình 3: Định dạng của segment



Hai thành phần chính trong cơ chế phân đoạn của x86 là các thanh ghi segment 16 bit như cs (code segment), ds (data segment), ss (stack segment),... và bảng quản lý đoạn. Có hai bảng quản lý đoạn: Global Descriptor Table (GDT) và Local Descriptor Table (LDT), nằm trong bộ nhớ chính, địa chỉ của chúng được quản lý bởi hai thanh ghi gdtr và ldtr. Bit TI trong mỗi thanh ghi segment chỉ định bảng nào sẽ được lựa chọn, bằng 0 nếu như đang sử dụng GDT, bằng 1 là LDT. Phần index là chỉ số của phần tử tương ứng nằm trong bảng quản lý đoạn.

Các thanh ghi ss và ds có thể được load bởi code. Trên mỗi thanh ghi đó, giá trị RPL (Requestor Privilege Level) chỉ định mức độ đặc quyền yều cầu truy cập. Tuy nhiên, thanh ghi cs thì rất đặc biệt. Nó không thể được set bởi các instruction nạp dữ liệu như mov, mà chỉ có thể bị thay đổi bởi những instruction rẽ nhánh hoặc call. Một điều nữa, cs có **Current Privilege Level** (CPL) thay vì RPL được bản thân CPU kiểm soát, đặc trưng cho mức độ đặc quyền hiện tại của CPU. Nó chỉ bị thay đổi bởi các instruction đặc biệt như int (thực hiện ngắt mềm), iret (trả về từ hàm xử lý ngắt),...

Mỗi phần tử trong bảng quản lý đoạn có 8 byte, được chia thành nhiều trường như sau:

- Base: 32 bit; Chứa đia chỉ tuyến tính của byte đầu tiên trong đoan.
- G granularity flag: Gồm 1 bit; nếu nó bằng 0, kích thước của đoạn được thể hiện dưới dạng byte; ngược lại, kích thước được thể hiện dưới dạng số nguyên lần của 4096 byte.

- Limit: 20 bit; Giới hạn của đoạn, có thể biểu diễn  $2^{10}$  giá trị, nếu G=0 thì đoạn đó có kích thước lớn nhất là 1MB; ngược lại, đoạn có kích thước lớn nhất là 4GB.
- S: System flag; 1 bit; Nếu nó bằng 0, segment chứa các dữ liệu quan trọng như LDT; Ngược lại, nó chứa những dữ liệu thông thường.
- Type: 4 bit; Chỉ định loại segment và quyền truy cập.
- DPL: 2 bit; Descriptor Privilege Level: Mức độ đặc quyền của Segment;
- P: 1 bit; Segment Present Flag; Nếu nó bằng 0: segment chưa được nằm trong bộ nhớ; Ngược lại, segment đã nằm trong bộ nhớ chính.
- D or B: 1 bit; Có giá trị bằng 1 nếu segment sử dụng offset là 32 bit; Ngược lại offset là 16 bit.
- AVL: Hầu hết không được sử dụng.

Hình 4: Định dạng của một phần tử trong bảng quản lý đoạn chứa code (Segment Descriptor)

63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33 32

BASE(24-31)

BASE(0-15)

BASE(0-15)

BASE(0-15)

BASE(0-15)

BASE(0-15)

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0



Hình 5: Mối quan hệ của các mức độ đặc quyền

Các đoạn trong x86 thuộc một trong các loại sau:

- Code Segment: Đoạn đó chứa code.
- Data Segment: Đoạn đó chứa dữ liệu.
- Task State Segment: Đoạn đó chứa một dữ liệu đặc biệt. Ví dụ như khi CPU hoán đổi tử User Mode sang Kernel Mode, nó nạp địa chỉ của Kernel Mode stack từ Task State Segment. TSS có thể chứa các thông tin: [4]
  - Trạng thái các thanh ghi của vi xử lý.
  - Quyền truy cập của các port IO.
  - Con trỏ tới stack.
  - Link tới TSS trước đó.

#### 2.2 Truy cập nhanh đến các phần tử trong bảng quản lý đoạn.

Một địa chỉ logic gồm 16 bit chỉ đoạn và 32 bit độ lệch (offset). Do để biết được địa chỉ bắt đầu của đoạn, ta cần truy cập đến các phần tử trong bảng quản lý đoạn, như vậy mỗi lần truy cập bộ nhớ sẽ mất thời gian gấp đôi. Để tăng tốc, họ vi xử lý 80x86 cung cấp thêm một thanh ghi đặc biệt, thanh ghi không thể được lập trình - không thể được set giá trị bởi các instruction, chứa định giá trị của các phần tử trong bảng quản lý đoạn (8 byte). Một khi các thanh ghi segment (16 bit) được set một giá trị mới, các thanh ghi 8 byte này sẽ được set giá trị của phần tử 8 byte trong bảng quản lý đoạn tương ứng với segment đó.

Segment Descriptor

Segment Descriptor

Segment Segment Segment Descriptor

Segment Segment Descriptor

Segment Descriptor

Hình 6: Cơ chế truy cập nhanh đến bảng quản lý đoạn trong x86

#### 2.3 Khối thực hiện phân đoạn

Mỗi khi có truy cập đến bộ nhớ, khối thực hiện phân đoạn trong CPU x86 thực hiện các nhiệm vụ sau:

- Xác định trường TI trong thanh ghi chỉ định đoạn, lựa chọn gdtr hoặc ldtr tương ứng.
- Tính toán địa chỉ của phần tử tương ứng trong bảng quản lý đoạn từ phần index trong thanh ghi chỉ định đoạn.
- Cộng độ lệnh (offset) của địa chỉ logic với trường base trong phần tử của bảng quản lý đoạn tương ứng. Kiểm tra các điều kiện truy cập như của Cờ P, trường limit, DPL,...



Hình 7: Quá trình dịch địa chỉ logic.

## 3 Phân trang trong phần cứng x86

Trong mỗi CPU x86 tồn tại một thành phần gọi là khối thực hiện phân trang - dịch địa chỉ tuyến tính sang địa chỉ vật lý. Nó được kích hoạt khi mà cờ PG trong thanh ghi cr0 được set giá trị 1.

32 bit của địa chỉ tuyến tính được tách thành 3 phần:

- Directory: Thư mục trang: 10 bit cao nhất trong 32 bit địa chỉ tuyến tính.
- Table: Bång trang: 10 bit nằm giữa.

• Offset: Độ lệch: 12 bit thấp nhất.

Việc dịch địa chỉ tuyến tính thành địa chỉ vật lý được thực hiện qua 2 bước, mỗi bước ứng với một bảng dịch địa chỉ. Bảng dịch địa chỉ đầu tiên gọi là Bảng thư mục trang, bảng thứ hai được gọi là Bảng trang. Địa chỉ vật lý của bảng thư mục trang được lưu trong thanh ghi cr3.

Mục đích của việc sử dụng cơ chế phân trang 2 mức đó là làm giảm yêu cầu bộ nhớ để lưu trữ các bảng trang cho mỗi tiến trình. Mỗi một tiến trình đang chạy phải có một bảng thư mục trang gắn với nó. Tuy nhiên, không cần thiết phải luôn có bảng trang cho tiến trình tại thời điểm bắt đầu chạy. Có thể cấp phát bảng trang chỉ khi mà tiến trình đó cần đến.

Địa chỉ vật lý của bảng thư mục trang được lưu trong thanh ghi cr3. Mỗi một phần tử trong bảng thư mục trang sẽ xác định địa chỉ vật lý của bảng trang. Tương tự, mỗi phần tử trong bảng trang sẽ xác định địa chỉ vật lý của khung trang tương ứng. Trường xác định bảng thư mục trang và bảng trang đều là 10 bit. Vì vậy nên số lượng phần tử lớn nhất trong mỗi bảng là 1024. Đồng thời kích thước của mỗi trang là 4KB.

Mỗi một phần tử trong bảng thư mục trang và bảng trang là 32 bit. 20 bit cao để xác định địa chỉ vật lý của bảng trang (đối với phần tử trong bảng thư mục trang) hoặc địa chỉ vật lý của trang (đối với phần tử bảng trang). 12 bit thấp chứa các cờ sau: [2]

- Present: Nếu nó bằng 1, trang đã nằm trong bộ nhớ (đối với bảng trang) hoặc bảng trang đã nằm trong bộ nhớ (đối với phần tử trong bảng thư mục trang); ngược lại, bằng 0 nếu nó không tồn tại trong bộ nhớ. Khi đó nếu truy cập đến page này sẽ gây ra một ngoại lệ có tên Page Fault.
- Accessed: Được set giá trị 1 mỗi khi khối phân trang truy cập vào trang đó (đối với phần tử của bảng trang) hoặc mỗi khi truy cập bảng trang (đối với phần tử của bảng thư mục trang).
- Dirty: Chỉ có trên bảng trang. Nó được set bằng 1 mỗi khi có phép toán ghi xảy ra lên trang đó.
- Cache Disabled: Nếu nó bằng 1, trang đó sẽ không được cache.
- Write-Though: Nếu nó bằng 1, cơ chế ghi xuyên qua của cache sẽ được kích hoạt; Ngược lại, sử dụng cơ chế ghi trả sau.
- Read/Write: Nếu nó bằng 0, trang chỉ đọc; Ngược lại, trang có thể đọc và ghi.
- User/Supervisor: Nếu nó bằng 1, tất cả các mức độ đặc quyền đều có quyền truy cập nó; Ngược lại, chỉ có mức độ đặc quyền 0 mới có thể sử dụng.
- Page Size: Chỉ có trên bảng thư mục trang. Nó được set giá trị 1 trong trường hợp mỗi trang là 4MB thay vì 4KB (Khi xảy ra phân trang mở rộng).
- Global: Chỉ có trên bảng trang. Ngăn ngừa việc trang đó thường xuyên bị đẩy lên TLB (Translation Lookaside Buffers).

Hình 8: Các cờ trong một phần tử của bảng trang. Page Table Entry



Hình 9: Các cờ trong một phần tử của bảng thư mục trang. Page Directory Entry





Hình 10: Quá trình dịch địa chỉ tuyến tính.

## Tài liệu tham khảo

- [1] Cpu rings, privilege, and protection gustavo duarte. http://duartes.org/gustavo/blog/post/cpu-rings-privilege-and-protection/.
- [2] Paging. http://wiki.osdev.org/Paging.
- [3] Protection ring wikipedia. https://en.wikipedia.org/wiki/Protection\_ring.
- [4] Task state segment. https://en.wikipedia.org/wiki/Task\_state\_segment.
- [5] Marco Cesati Daniel P. Bovet. *Understanding the Linux Kernel*. O'Reilly Media, 3 edition, 2005. page 36.